相关文章
XILINX RFSOC 开发记录(二)RF Data Converter IP详解
RF Data Converter IP调用
上篇文章提过,RFSOC的开发主要就是调用一个ip,也即RF Data Converter IP,该IP可以通过VIVADO的GUI直接进行调用 对应的手册为:PG269
RF Data Converter IP解析
RF Data Converter IP 输入直接为差分…
建站知识
2024/11/15 4:56:17
zynq自定义PL IP核linux驱动开发流程
概述
zynq的开发主要分为两个阶段:
1)硬件逻辑开发阶段:该过程与传统的fpga 软核cpu(microblaze)开发类似,在vivado中进行。需要在BlockDesign中例化zynq硬核cpu。该阶段综合编译完成后,可以export hardware,生成.hd…
建站知识
2024/11/15 0:29:15
10 数字IC/IP设计流程
学习理念:Verilog是描述语言,是先要规划好电路结构,有大致框架的认知,再由认知反映到coding上去!不要反过来,直接做coding 仿真,需要有前期的规划!!!这需要不…
建站知识
2024/11/22 2:56:19
【 Android11 有线网络开发 】网络信息获取、静态IP设置
前言 Android11上WiFi开发前面文章已经做了介绍,本篇将记录以太网的开发过程,以太网的功能需求相对简单。获取网络信息、设置静态和动态IP。 相关文章
1、【 Android11 WiFi开发 一 】WiFi列表获取与展示
2、【 Android11 WiFi开发 二 】WiFi连接、断开…
建站知识
2024/11/23 8:53:26
【FPGA-DSP】第二期:DSP开发流程【全过程】
目录
1. System Generator安装
1.1 system generator的安装
1.1.1 vivado安装System Generator
1.1.2 System Generator配置
1.3 启动
2. FPGA-DSP开发流程
2.1 FPGA-DSP 开发流程介绍
2.2 FPGA-DSP 实际开发流程
1. 软件启动 2. matlab编写
3. Simulink仿真
Simu…
建站知识
2024/11/16 14:01:15
Xilinx SDK 基于 MicroBlaze MCS IP 核的嵌入式开发与调试
导读 本文主要记录了 Xilinx SDK 软件进行嵌入式程序开发和调试的操作流程,不涉及 Vivado 工程和 Xilinx SDK 的具体代码实现。第一部分主要是背景知识,如果想看实际操作可以直接从第二部分开始。
目录
导读
第一部分 FPGA与嵌入式系统
1 嵌入式系统…
建站知识
2024/11/20 22:09:06
(一)FPGA IP核使用教程——以PLL实验为例
文章目录 (一)FPGA IP核使用教程——以PLL实验为例0 致读者1 实验任务2 PLL IP核原理讲解3 程序设计3.1 PLL IP核配置(基于Vivado)3.2 模块设计3.3 绘制波形图3.4 编写代码 4 仿真验证4.1 编写 TestBench4.2 代码仿真 5 总结 &…
建站知识
2024/11/22 14:20:32